Can RISC-V – Linux of Microprocessors – Start an Open Hardware Renaissance?

https://www.darrentoback.com/can-risc-v-linux-of-microprocessors-start-an-open-hardware-renaissance

RISC-V is an interesting open hardware CPU. It is the most promising open CPU design, but can it succeed in competitive CPU market? 

658 Comments

  1. Tomi Engdahl says:

    https://etn.fi/index.php/13-news/12739-risc-v-pian-valmis-pc-koneisiin

    RISC-V on avoin prosessoriarkkitehtuuri, joka on saavuttanut suosiota sulautetuissa sovelluksissa ja tunkee myös datakeskuksiin. RISC-V-pioneeri SiFiven mukaan sen prosessorit ottavat suorituskyvyssä koko ajan kiinni kilpailevia Arm- ja x86-arkkitehtuureita.

    SiFive esitteli tehokkain CPU-ytimensä kesällä. P550:n suorituskykyä verrattiin tuolloin Arm:n Cortex-A75-ytimeen. Parhaimmillaan suorituskyky ylittää Arm-kilpailijan kolmanneksella. Silti P550 vie samassa prosessissa toteutettuna 43 prosenttia vähemmän alaa piillä.

    Nyt P550 on saamassa seuraajan. Ytimellä ei vielä ole kaupallista nimeä, mutta yhtiön mukaan sen suorituskyky tulee olemaan Intelin Rocket Lake -sarjan prosessorien luokkaa ja samalla tasolla Arm:n Cortex-A78-ytimen kanssa. Virallisesti uusi ydin aiotaan esitellä RISC-V Summit -tapahtumassa joulukuussa.

    Reply
  2. Tomi Engdahl says:

    Build an open source-hardware Allwinner D1s RISC-V Linux SBC for under $10
    We covered Allwinner D1s RISC-V processor with 64MB built-in RAM a few days ago, and we’ve just found out about Xassette-Asterisk, an open-source hardware board based on the processor that runs Linux (OpenWrt) and is said to cost less than $10 to make.
    https://www.cnx-software.com/2021/10/30/open-source-hardware-allwinner-d1s-risc-v-linux-sbc/

    Reply
  3. Tomi Engdahl says:

    The Open-Hardware Xassette-Asterisk Gives You a Sub-$10 Linux-Capable RISC-V Single-Board Computer
    Beating the MangoPi to an open hardware release, this low-cost SBC offers full compatibility with Allwinner’s Tina Linux.
    https://www.hackster.io/news/the-open-hardware-xassette-asterisk-gives-you-a-sub-10-linux-capable-risc-v-single-board-computer-115481c3ac5f

    Reply
  4. Tomi Engdahl says:

    Aalto-opiskelijat julkistivat RISC-V-prosessorinsa lähdekoodin
    https://etn.fi/index.php/13-news/12774-aalto-opiskelijat-julkistivat-risc-v-prosessorinsa-laehdekoodin

    Ryhmä Aalto-yliopiston mikroelektroniikan opiskelijoita toteutti jo kesällä RISC-V -mikroprosessorin laitteistokuvauksen ja on nyt julkaissut sen avoimesti verkossa. Työ perustuu Berkeleyn yliopistossa kehitettyyn avoimeen RISC-V-prosessoriarkkitehtuuriin. Koodi löytyy Githubista.

    Periaatteessa avoimella RISC-V-prosessorilla voidaan ohjata mitä tahansa.

    Idea oman mikroprosessorin suunnittelusta heräsi puolitoista vuotta sitten mikroelektroniikkasuunnittelun professorin Jussi Ryynäsen ja Nokian edustajien tapaamisessa. Esiin nousi kasvava tarve prosessorisuunnittelun osaamiselle sekä kiinnostus avoimen ympäristön prosessorikehitykseen.

    Nokian lisäksi hankkeessa ovat mukana Saab, CoreHW, Xiphera sekä Minima Processor, ja sitä rahoittaa myös Business Finland.

    - Meidän tavoitteemme on kouluttaa Suomen parhaita mikroelektroniikan analogia- digitaali- ja sekamuotojärjestelmien suunnittelijoita ja sisällyttää prosessorisuunnittelu osaksi mikroelektroniikan tohtorikoulutusta, Ryynänen.

    Kyse on Suomen ja Euroopan mikroelektroniikan osaamisen kohtalonkysymyksestä. – Ilman omaa suunnitteluosaamista olemme sen armoilla, mitä Yhdysvaltojen ja Taiwanin mikroelektroniikan valmistajat meille tarjoavat, Ryynänen päättää.

    Reply
  5. Tomi Engdahl says:

    Opiskelijat koodasivat avoimen RISC-V-prosessorin
    https://www.uusiteknologia.fi/2021/11/02/opiskelijat-koodasivat-avoimen-risc-v-prosessorin/

    Aalto-yliopiston mikroelektroniikan opiskelijat toteuttivat viime kesänä RISC-V -mikroprosessorin laitteistokuvauksen ja nyt he ovat julkaissut sen avoimesti verkossa. ”Työ perustuu Berkeleyn yliopistossa kehitettyyn avoimeen RISC-V-prosessoriarkkitehtuuriin”, kertoo Berkeleyssa itsekin työskennellyt, opiskelijoiden työtä ohjannut vanhempi yliopistonlehtori Marko Kosunen.

    Uudet sirutekniikat ovat Euroopalle ja Suomelle strateginen ala, sillä Ilman omaa suunnitteluosaamista olemme Aalto-yliopiston prodessori Jussi Ryynäsen mukaan sen armoilla, mitä Yhdysvaltojen ja Taiwanin mikroelektroniikka valmistajat meille tarjoavat.

    ”Meidän tavoitteemme on kouluttaa Suomen parhaita mikroelektroniikan analogia- digitaali- ja sekamuotojärjestelmien suunnittelijoita ja sisällyttää prosessorisuunnittelu osaksi mikroelektroniikan tohtorikoulutusta”, taustoittaa alueen merkitystä Aallon mikroelektroniikkasuunnittelun professori Jussi Ryynäsen.

    Reply
  6. Tomi Engdahl says:

    OBJEX Link v1.6-C3 RISC-V
    https://www.hackster.io/SalvatoreRaccardi/objex-link-v1-6-c3-risc-v-5d8fa1

    This version of OBJEX Link v1.6-C3 is based on the new ESP32-C3 which has a 32-bit single-core RISC-V processor – (Bluetooth 5.0 and WiFi 4)

    Reply
  7. Tomi Engdahl says:

    Sipeed has officially launched its Allwinner D1-based combination single-board computer and system-on-module, the LicheeRV — and has a range of carrier boards in the works to make full use of the system-on-chip’s functionality.

    Sipeed Launches Promised Sub-$20 Nezha Alternative, the RISC-V-Powered LicheeRV
    https://www.hackster.io/news/sipeed-launches-promised-sub-20-nezha-alternative-the-risc-v-powered-licheerv-832784190634

    Company beats its aggressive price point, though full functionality will require optional carrier boards — not available until December.

    Reply
  8. Tomi Engdahl says:

    StarFive Unveils VisionFive V1, Built on the Same RISC-V SoC as the Canceled $149 BeagleV Starlight
    Due to launch at the same price point, the StarFive VisionFive V1 offers two RISC-V cores, 8GB of RAM, and a very familiar GPIO header.
    https://www.hackster.io/news/starfive-unveils-visionfive-v1-built-on-the-same-risc-v-soc-as-the-canceled-149-beaglev-starlight-352d2449b37a

    Reply
  9. Tomi Engdahl says:

    New RISC-V Raspberry Pi Alternative VisionFive V1 Coming Soon
    Plenty of RISC, very little risk
    https://www.tomshardware.com/uk/news/visionfive-riscv-board

    A new single-board computer based on the RISC-V architecture has been revealed by StarFive, who previously announced, then cancelled the Beagle V in 2021. The $149 VisionFive V1 as reported by Liliputing looks set to be a rival for the Raspberry Pi .

    Measuring 3.9 x 2.8 inch the board is slightly larger than a Raspberry Pi 4 and features a 1.5 GHz dual-core SiFive U74 RISC-V processor. The RISC-V CPU is backed by 8GB of LPDDR4 and a micro SD card slot, plus HDMI 1.4, gigabit Ethernet, 3.5mm audio out, 4 x USB 3.0 type-A ports and a type-C for power. There’s Wi-Fi 4 and Bluetooth 4.2 onboard, and you get a 40-pin GPIO header which appears to be Raspberry Pi compatible, but the proof of this lies in software support. There are two MIPI connectors for use with compatible cameras and displays.

    Reply
  10. Tomi Engdahl says:

    RISC-V Ratification Process Results in 15 New Specifications for Machine Learning, the IoT, and More
    New extensions aim to offer performance boosts for everything from IoT cryptography to hypervisor operations.
    https://www.hackster.io/news/risc-v-ratification-process-results-in-15-new-specifications-for-machine-learning-the-iot-and-more-4cd9f83f89dc

    Reply
  11. Tomi Engdahl says:

    RISC-V tulee puhelimiin kahdessa vuodessa
    https://etn.fi/index.php/13-news/12907-risc-v-tulee-puhelimiin-kahdessa-vuodessa

    Applella on omat kännykkäprosessorinsa ja Qualcomm julkisti juuri ensi vuoden Android-lippulaivojen tulevan prosessorin, mutta voisiko avoin RISC-V tulla sekoittamaan Arm-arkkitehtuurin hallitsemaa pakkaa älypuhelimissa? SiFiven uusin piiri vihjaa siihen, että tämä voisi olla mahdollista.

    Yhtiö julkisti eilen uusimman Performance P650 -ytimensä. Se ei vielä pärjää suurilla Arm-kilpailijoille, ei sinne päinkään, mutta SiFiven edistysaskeleet ovat nopeita. Kesäkuussa esiteltyyn P550 -piiriin verrattuna uusi tuo 50 prosenttia lisää suorituskykyä.

    SiFiven pääjohtaja Patrick Littlellä on suuret odotukset. Hänen mukaansa vuoteen 2023 mennessä näemmä ensimmäiset älypuhelimet, joissa prosessori perustuu alun perin Berkeleyssä kehitettyyn avoimeen arkkitehtuuriin.

    Reply
  12. Tomi Engdahl says:

    RISC-V tulee nyt grafiikkaprosessoriin
    https://etn.fi/index.php/13-news/12915-risc-v-tulee-nyt-grafiikkaprosessoriin

    Imagination Technologies tunnetaan tehokkaista sulautettavista grafiikkaytimistä. Nyt englantilaisyritys on julkistanut ensimmäisen avoimeen RISC-V-käskykantaan perustuvan grafiikkasuorittimensa.

    Uusi IP on nimeltään Catapult. Se voidaan konfiguroida suorituskykyä, tehokkuutta tai tasapainotettuja profiileja varten, mikä tekee niistä sopivia useille markkinoille. Catapult tulee tarjolle neljänä tuoteperheenä: mikro-ohjaimiin, reaaliaikaisiin sulautettuihin suorittimiin, korkean suorituskyvyn sovellusprosessoreihin sekä autojen toiminnallisen turvallisuuden prosessoreihin.

    Ensimmäinen tuoteperhe, mikro-ohjaimiin liitettävä grafiikkaprosessori, on jo toimituksissa asiakkaille. Nyt Imagination julkistaa reaaliaikaiset sulautetut Catapult-suorittimet saataville. Suorituskykyiset sovellusprosessorit ja autoteollisuuden prosessorit seuraavat vuodesta 2022 alkaen.

    https://www.imaginationtech.com/cpu/

    Reply
  13. Tomi Engdahl says:

    RISC-V-piirien työkalutuki kasvaa
    https://etn.fi/index.php/13-news/12926-risc-v-piirien-tyoekalutuki-kasvaa

    Berkeleyn yliopistossa kehitetty avoin RISC-V-arkkitehtuuri laajenee useammille alueille, mitä vauhdittaa myös kehitystyökalujen tuen paraneminen. Uusimpana saksalainen SEGGER lisää Embedded Studioonsa tuen 64-bittisille RISC-V-suorittimille. Tuki kattaa ytimet RV64I, RV64E ja liukulukuyksiköllä varustetun RV64GC:n.

    Pakettiin on integroitu SEGGER emRun C/C++ -ajonaikaisten ja emFloat-liukulukukirjastot, selä Linker- ja käännintyökalut kompaktin ja tehokkaan RISC-V-koodin tuottamiseen. Joustavuuden ja yhteensopivuuden takaamiseksi mukana on myös GNU-kääntäjä ja linkitin.

    RISC-V Support from SEGGER
    https://www.segger.com/risc-v/

    The SEGGER Software Platform, including development tools, debug probes and middleware, provides a comprehensive one-stop solution for complete product development with microcontrollers based on the open RISC-V architecture. It simply works!

    Reply
  14. Tomi Engdahl says:

    The world’s first RISC-V GPU could be on the horizon
    By Anthony Spadafora published 1 day ago
    RISC-V GPUs would make AI and machine learning possible using the architecture
    https://www.techradar.com/news/the-worlds-first-risc-v-gpu-could-be-on-the-horizon

    Reply
  15. Tomi Engdahl says:

    SiFive Demonstrates RISC-V Rack Mount HPC Cluster
    By Anton Shilov published 5 days ago
    https://www.tomshardware.com/news/risc-v-cluster-demonstrated

    SiFive showcases an HPC Cluster running four HiFive Unmatched RISC-V motherboards in one case

    Reply
  16. Tomi Engdahl says:

    Talking About the SiFive Performance P650 RISC-V Core
    Dec. 7, 2021
    SiFive CEO Patrick Little discusses the differentiating factors of its new Performance P650 RISC-V core with Editor Bill Wong, as well as its intended applications.
    https://www.electronicdesign.com/technologies/embedded-revolution/video/21182995/electronic-design-talking-about-the-sifive-performance-p650-riscv-core?utm_source=EG%20ED%20Auto%20Electronics&utm_medium=email&utm_campaign=CPS211206059&o_eid=7211D2691390C9R&rdx.ident%5Bpull%5D=omeda%7C7211D2691390C9R&oly_enc_id=7211D2691390C9R

    SiFive is a major player in the RISC-V arena, providing RISC-V core designs. The company’s latest addition is the Performance P650 that competes with high-end Arm Cortex-A platforms (see figure). I spoke with Patrick Little, CEO and President of SiFive, about the P650, why it’s different, and where it’s targeted.

    The 64-bit P650 RISC-V core can be combined in clusters with up to 16 cores. It supports hypervisors and virtualization, and incorporates advanced security and cryptographic features.

    Reply
  17. Tomi Engdahl says:

    RISC-V tulee nyt grafiikkaprosessoriin
    https://etn.fi/index.php?option=com_content&view=article&id=12915&via=n&datum=2021-12-07_15:33:17&mottagare=30929

    Imagination Technologies tunnetaan tehokkaista sulautettavista grafiikkaytimistä. Nyt englantilaisyritys on julkistanut ensimmäisen avoimeen RISC-V-käskykantaan perustuvan grafiikkasuorittimensa.

    Uusi IP on nimeltään Catapult. Se voidaan konfiguroida suorituskykyä, tehokkuutta tai tasapainotettuja profiileja varten, mikä tekee niistä sopivia useille markkinoille. Catapult tulee tarjolle neljänä tuoteperheenä: mikro-ohjaimiin, reaaliaikaisiin sulautettuihin suorittimiin, korkean suorituskyvyn sovellusprosessoreihin sekä autojen toiminnallisen turvallisuuden prosessoreihin.

    Ensimmäinen tuoteperhe, mikro-ohjaimiin liitettävä grafiikkaprosessori, on jo toimituksissa asiakkaille. Nyt Imagination julkistaa reaaliaikaiset sulautetut Catapult-suorittimet saataville. Suorituskykyiset sovellusprosessorit ja autoteollisuuden prosessorit seuraavat vuodesta 2022 alkaen.

    Catapult-grafiikkaprosessorit on suunniteltu markkinoille, jotka kattavat 5G-modeemit, tallennustilan, ADAS-ratkaisut ja autonomiset ajoneuvot, datakeskukset ja korkean suorituskyvyn laskennan. Ne ovat monisäikeisiä ja niitä on saatavilla sekä 32- että 64-bittisinä versioina,

    https://www.imaginationtech.com/cpu/

    Reply
  18. Tomi Engdahl says:

    RISC-V tulee puhelimiin kahdessa vuodessa
    https://etn.fi/index.php?option=com_content&view=article&id=12907&via=n&datum=2021-12-03_15:35:04&mottagare=30929

    Applella on omat kännykkäprosessorinsa ja Qualcomm julkisti juuri ensi vuoden Android-lippulaivojen tulevan prosessorin, mutta voisiko avoin RISC-V tulla sekoittamaan Arm-arkkitehtuurin hallitsemaa pakkaa älypuhelimissa? SiFiven uusin piiri vihjaa siihen, että tämä voisi olla mahdollista.

    Yhtiö julkisti eilen uusimman Performance P650 -ytimensä. Se ei vielä pärjää suurilla Arm-kilpailijoille, ei sinne päinkään, mutta SiFiven edistysaskeleet ovat nopeita. Kesäkuussa esiteltyyn P550 -piiriin verrattuna uusi tuo 50 prosenttia lisää suorituskykyä.

    SiFiven pääjohtaja Patrick Littlellä on suuret odotukset. Hänen mukaansa vuoteen 2023 mennessä näemmä ensimmäiset älypuhelimet, joissa prosessori perustuu alun perin Berkeleyssä kehitettyyn avoimeen arkkitehtuuriin.

    P650-ydin suorittaa 40 prosenttia enemmän prosesseja kellojaksoa kohti kuin edeltäjänsä. Arkkitehtuuri skaalautuu 16 ytimeen prosessoripiiriä kohti. Mukana on tarvittava muistinhallinta ja keskeytysten hallinta. SiFiven mukaan P650 vie RISC-V:n korkeamman suorituskyvyn laitteisiin. Älypuhelin on yksi näistä, ilman muuta.

    Silti tavoite haastaa Arm älypuhelimissa on äärimmäisen kunnianhimoinen. X86-piireillä sitä yritettiin isolla rahalla Intelin toimesta. MIPS ei siinä onnistunut eikä Intelin RISC-pohjainen StrongARM-projekti sekään tuottanut tulosta valtavista panostuksista huolimatta.

    Reply
  19. Tomi Engdahl says:

    Sifive Essential 6-Series RISC-V processors target Linux, real-time applications
    https://www.cnx-software.com/2021/12/10/sifive-essential-6-series-risc-v-processors-target-linux-real-time-applications/

    SiFive has been busy. Just a few days after SiFive Performance P650 announcement, the company has announced the SiFive Essential 6-Series RISC-V processor family starting with four 64-bit/32-bit real-time core, and two Linux capable application cores, plus the SiFive 21G3 release with various improvements to existing families.

    Reply
  20. Tomi Engdahl says:

    SiFive’s new chip could lead to revamped phone brains in 2023
    https://www.cnet.com/tech/mobile/sifives-new-risc-v-chip-challenges-decades-old-computing-designs/

    The Performance P650, a RISC-V processor family member, is 50% faster than its predecessor but slower than top-end chips in Samsung and Apple smartphones.

    Reply
  21. Tomi Engdahl says:

    The Past Predicting The Future
    https://semiengineering.com/the-past-predicting-the-future/

    A look back at the most popular categories and articles published in ‘Systems and Design’ and ‘Low Power-High Performance’ during 2021.
    It is often said that you cannot predict the future by looking at the past, but that isn’t always correct. There are many clues provided by digging into change. Those changes are a prelude to what may happen in the future. One way we can do that here at Semiconductor Engineering is by looking at changes in reading habits. What types of articles are attracting the most attention? This is a sure indication that these are the topics that are impacting the work that readers are doing today, that will lead to products in the future. Also, just as interesting are topic areas that are seeing less readership than in the past.
    Declining interest

    Let’s start with the topics that have dropped. It is a surprising list that includes RISC-V, power optimization, verification, and open source. My guess is that these are going through a consolidation phase after being very hot topics for the past few years.

    Having said that, one article on RISC-V saw the fourth-highest readership numbers, High-Level Synthesis For RISC-V. It is the extensibility of RISC-V that is driving a lot of design activity.

    Reply
  22. Tomi Engdahl says:

    POSTED ONDECEMBER 30, 2021 BY JEAN-LUC AUFRANC (CNXSOFT) – 3 COMMENTSON CH583 RISC-V MICROCONTROLLER SUPPORTS BLUETOOTH 5.3 LE
    https://www.cnx-software.com/2021/12/30/ch583-risc-v-microcontroller-supports-bluetooth-5-3-le/

    CH583 RISC-V microcontroller supports Bluetooth 5.3 LE
    Following up on the CH572 RISC-V BLE microcontroller with 10KB SRAM, WCH has now introduced the CH583 RISC-V microcontroller with 32KB SRAM, 1 MB flash, and support for the latest Bluetooth 5.3 LE standard.

    Reply
  23. Tomi Engdahl says:

    New Part Day: The RISC-V Lichee-RV Module And Dock
    https://hackaday.com/2022/01/06/new-part-day-the-risc-v-lichee-rv-module-and-dock/

    Sipeed have been busy leveraging developments in the RISC-V arena, with an interesting, low-cost module they call the Lichee RV. It is based around the Aliwinner D1 SoC (which contains a Pingtou Xuantie C906 for those following Chinese RISC-V processor development) with support for an optional NAND filesystem. This little board uses a pair of edge connectors, similar to the Raspberry Pi CM3 form factor, except it’s based around a pair M.2 connectors instead. The module has USB-C, an SPI LCD interface, as well as a TF card socket on-board, with the remaining interfaces provided on the big edge connector.

    So that brings us onto the next Sipeed board, the Lichee RV Dock which is a tiny development board for the module. This breaks out the HDMI, adds USB, a WiFi/Bluetooth module, audio driver, microphone array interface and even a 40-way GPIO connector. Everything you need to build your own embedded cloud-connected device.

    Early adopters beware, though, Linux support is still in the early stages of development, apparently with Debian currently the most usable.

    https://wiki.sipeed.com/hardware/zh/lichee/RV/RV.html

    Reply
  24. Tomi Engdahl says:

    RISC-V CTO: We won’t dictate chip design like Arm and x86
    Mark Himelstein talks about the open ISA’s future and challenges
    https://www.theregister.com/2022/01/04/riscv_international_cto_interview/

    Chip technologies from Arm and x86 are getting the most attention amid semiconductor shortages and trade wars. But in the background, the open-source RISC-V chip architecture is stealthily emerging as a viable third architecture that is cheaper, flexible, and free of political intrigue.

    RISC-V is often referred to as the Linux of chips with engineers collaborating to design, set, and improve the architecture. RISC-V International sets the spec, which is free to license, and chip designers are free to implement it as they see fit in their processors and system-on-chips.

    China and Europe are moving to RISC-V for homegrown silicon to achieve chip sovereignty. Companies are also looking at RISC-V to cut licensing and royalty costs associated with the Arm and x86 architectures.

    Reply
  25. Tomi Engdahl says:

    POSTED ONJANUARY 5, 2022 BY JEAN-LUC AUFRANC (CNXSOFT) – 7 COMMENTSON INTEL MOBILEYE EYEQ ULTRA RISC-V PROCESSOR TARGETS LEVEL 4 AUTONOMOUS DRIVING
    Intel Mobileye EyeQ Ultra RISC-V processor targets Level 4 autonomous driving
    https://www.cnx-software.com/2022/01/05/intel-mobileye-eyeq-ultra-risc-v-processor-targets-level-4-autonomous-driving/

    Let’s carry on with Intel’s CES 2022 news, but with a twist as Mobileye EyeQ Ultra does not include any x86 cores, but instead, the automotive processor features 12 RISC-V cores, Arm GPU and DSP, and aims to bring Level 4 autonomous driving to cars thanks notably to a 176 TOPS AI accelerator.

    Intel Mobileye EyeQ Ultra specifications highlights:

    CPU – 12 RISC-V CPU cores (24 threads)
    GPU – Unnamed Arm GPU
    DSP – Unnamed Arm DSP
    SIMD cores
    VLIW cores
    Coarse grained reconfigurable array (CGRA) cores
    CNN accelerator clusters
    Two sensing subsystems
    One camera-only system
    Radar and Lidar combined system
    5-nanometer process technology
    Mobileye provides both the chip and software with for instance high-definition map and driving policy software, and the solution is said to enable “extreme power efficiency with zero performance sacrifices”.

    Reply
  26. Tomi Engdahl says:

    MangoPi Shows Off a Raspberry Pi Zero-Inspired MQ Pro RISC-V Single-Board Computer — and Router
    Mimicking the connectivity of a Raspberry Pi Zero, this low-cost board includes twin USB Type-C ports, HDMI, microSD, and Wi-Fi/Bluetooth.
    https://www.hackster.io/news/mangopi-shows-off-a-raspberry-pi-zero-inspired-mq-pro-risc-v-single-board-computer-and-router-a294a8f51d27

    Reply
  27. Tomi Engdahl says:

    RISC-V SoC and Snapdragon 8 Gain Mainstream Linux Compatibility
    By Ian Evenden published 3 days ago
    https://www.tomshardware.com/news/linux-kernel-adds-risc-v-jh7100-support

    Linux kernel 5.17 will include support for the Snapdragon 8 Gen 1 and StarFive JH7100 SoCs.

    Reply
  28. Tomi Engdahl says:

    RISC-V Powered Mango Pi Takes on Raspberry Pi Zero at Its Own Game
    By Ian Evenden published 2 days ago
    https://www.tomshardware.com/news/raspberry-pi-alternative-mango-pi-risc-v-sbc

    A new, small, single board computer from Mango Pi uses the Allwinner D1 RISC-V chip.

    Reply
  29. Tomi Engdahl says:

    A Minimal RISC-V
    Is there room for an even smaller version of a RISC-V processor that could replace 8-bit microcontrollers?
    https://semiengineering.com/a-minimal-risc-v/?cmid=d37ae274-d1bd-4bd9-9fb6-4ed063c60f61

    Microcontrollers exist in almost everything, but can RISC-V satisfy the needs of this market? Is it small enough to replace 8-bit processors? What might help people migrate to a more modern processor architecture?

    RISC-V defines a 32-bit processor instruction set architecture (ISA) that is open source and free to be implemented in any number of ways. It is touted for being a very small and efficient architecture, and at the same time has been defined to be easily extensible. Many add-ons already are approved extensions, and a large number were unveiled at the RISC-V Summit in December 2021.

    But questions remain. Is the base specification small enough? Instead of adding additional capabilities, is there a need to remove things? Is it useful as a microcontroller? The 8-bit microcontroller market was about $8B in 2020, expected to grow between 4% and 5% for the foreseeable future, according to multiple industry reports. In 2014, 8-bit was still the largest volume, accounting for 39.7% of sales, while 32-bit was close behind at 38.5%.

    Today, the 16-bit market has become the largest, with a 48.8% share. 8-bit is gradually losing market share, but that is going to 16-bit and not necessarily 32-bit. Most of these are discrete chips, and there clearly is a large and sustainable market for small processors.

    Reply
  30. Tomi Engdahl says:

    Tämän takia RISC-V:n suosio kasvaa
    https://etn.fi/index.php/13-news/13044-taemaen-takia-risc-v-n-suosio-kasvaa

    Berkeleyn yliopistossa kehitetyn avoimen RISC-V-arkkitehtuurin suosio kasvaa vauhdilla. Hyvin monet yritykset miettivät sitä vaihtoehdoksi Arm-ytimille. Tämä suosio perustuu avoimuuden lisäksi käskykannan yksinkertaisuudesta. Minimissään tarvitaan vain 47 käskyä.

    Ero on merkittävä, jos sitä vertaa esimerkiksi x86-arkkitehtuurin 1503 käskyyn tai Arm-piirien noin 500 käskyyn. RISC-V perustuu yksinkertaiseen lataus/tallennus-arkkitehtuuriin, jossa kaikki operaatiot suoritetaan sisäisissä rekistereissä. Datansiirtoon reistereiden ja muistin välillä on oman käskynsa.

    RISC-V mahdollistaa rekisterin kutistamisen ja esimerkiksi E-versiossa määrä voidaan kutustaa 32sta 16:een. Tämän takia piirien pioneeri SiFive on kehittänyt ytimen (RV32E), joka sopii vain 13500 porttiin sirulla.

    Arkkitehtuurin etuna on myös sen skaalautuvuus. Pari kuukautta sitten SiFive esitteli tähän asti tehokkaimman ytimensä, P550:n. Sen suorituskyky lähestyy jo tehokkaimpien Arm-ytimien tasoa

    Reply
  31. Tomi Engdahl says:

    Picoclick C3T Is the World’s Smallest IoT Button and It Has a RISC-V Processor
    Programmable button supports single, multiple, and long presses while sipping only 3 uA when idle.
    https://www.hackster.io/news/picoclick-c3t-is-the-world-s-smallest-iot-button-and-it-has-a-risc-v-processor-7eddb2c14bda

    Reply
  32. Tomi Engdahl says:

    Tang Nano 9K FPGA board can emulate PicoRV32 RISC-V soft-core with all peripherals
    Tang Nano 9K FPGA is the third board from Sipeed based on GOWIN FPGA following the original Tang Nano board with 1K LUT and Tang Nano 4K launched last year with GW1NSR-LV4C (aka GW1NSR-4C) FPGA offering 4068 logical units and 64 Mbit PSRAM, plus an Arm Cortex-M3 hard processor.
    https://www.cnx-software.com/2022/01/17/tang-nano-9k-fpga-board-can-emulate-picorv32-risc-v-soft-core-with-all-peripherals/

    Reply
  33. Tomi Engdahl says:

    WCH CH32V307 RISC-V development board features 8 UART ports controlled over Ethernet
    https://www.cnx-software.com/2022/01/21/wch-ch32v307-risc-v-development-board-features-8-uart-ports-controlled-over-ethernet/

    CH32V307V-EVT-R1 is a development board based on WCH CH32V307 RISC-V microcontroller with an Ethernet port, an USB Type-C port, and eight UART interfaces accessible through headers.

    Reply
  34. Tomi Engdahl says:

    Take Control of Your RISC-V Codebase
    Jan. 25, 2022
    Delivering more complex software at an ever-increasing pace raises the risks of software errors, which can affect product quality as well as cause security issues. This becomes even more of a reality with the relatively new RISC-V codebase.
    https://www.electronicdesign.com/technologies/embedded-revolution/article/21215008/iar-systems-take-control-of-your-riscv-codebase

    Reply
  35. Tomi Engdahl says:

    RISC-V-kortti Kiinasta haastaa raspberryt ja arduinot
    https://etn.fi/index.php/13-news/13101-risc-v-kortti-kiinasta-haastaa-raspberryt-ja-arduinot

    Erittäin edulliset yhden kortin tietokoneet ovat nousseet kehittäjien ja monien ammattilaistenkin suosioon. Nyt kiinalainen WCH tulee Raspberry Pi- ja Arduino-korttien apajille avoimeen RISC-V-pohjaiseen prosessoriin pohjautuvilla 10 dollarin korteilla.

    WCH:n kortilla on RISC-VF4-prosessorin rinnalla kahdeksan UART-liitäntää. Itse ohjain operoi 144 megahertsin kellotaajuudella ja lähdekoodit löytyvät Githubista. Käyttöjärjestelmä on RT-Thread.

    Korttia ohjataan ethernetin yli

    32-bit Interconnected RISC-V MCU CH32V307
    https://github.com/openwch/ch32v307

    Reply
  36. Tomi Engdahl says:

    Imagination GPU cleared for RISC-V CPU compatibility, licensed to chip designers
    We love it when a plan comes together
    https://www.theregister.com/2022/01/27/gpu_riscv_imagination/

    It seems we’re a step closer to system-on-chips containing a mix of RISC-V CPU cores and a mainstream GPU powering Linux devices and the like.

    Imagination Technologies’ BXE-2-32 entry-to-mid-level GPU has been tested and validated to work with RISC-V-compatible CPU cores – and licensed to several companies building RISC-V chips, including RIOS Lab, SiFive, and Yadro, the biz told The Register.

    That means we could soon see devices featuring system-on-chips that bring together RISC-V CPU cores and Imagination’s graphics-rendering tech.

    Reply
  37. Tomi Engdahl says:

    Intel May Enable Discrete GPU Driver Development for Arm, RISC-V
    By Anton Shilov published 3 days ago
    Intel takes aim at Linux enthusiasts with a new initiative.
    https://www.tomshardware.com/news/intel-enables-discrete-gpu-driver-development-for-arm-risc-v-systems

    Reply
  38. Tomi Engdahl says:

    India goes RISC-V with VEGA processors
    https://www.cnx-software.com/2022/02/04/india-goes-risc-v-with-vega-processors/

    One of the main advantages of RISC-V architecture is that it is open, so any organization with the right skills can develop its own cores, and India’s government has taken up this opportunity with the Microprocessor Development Programme (MDP) helping develop VEGA RISC-V cores locally.

    Thanks to funding by the Ministry of Electronics and Information Technology (MeitY), the Centre for Development of Advanced Computing (C-DAC) managed to design five RISC-V processors ranging from a single-core 32-bit RISC-V microcontroller-class processor to a Linux capable quad-core 64-bit out-of-order processor.

    Reply
  39. Tomi Engdahl says:

    Uusi piiri vie RISC-V-käskykannan superkoneisiin
    https://etn.fi/index.php/13-news/13135-uusi-piiri-vie-risc-v-kaeskykannan-superkoneisiin

    Ceremorphic on vuonna 2020 perustettu yritys, jonka kehittäjät ovat jo viiden vuoden ajan työstäneet uudenlaista tekoäly- ja superkoneprosessoria. Nyt yhtiö on tullut julkisuuteen ensimmäisellä QS 1 -piirillään. Hierarkkiseksi oppivaksi prosessoriksi nimetyllä piirillä on RISC-V-pohjaisia lohkoja

    Reply
  40. Tomi Engdahl says:

    Chip design specialist efabless.com is preparing to launch an open source FPGA chip dubbed CLEAR, built on its own chipIgnite platform and offering a completely open design — right down to its CPU core.

    Efabless’ CLEAR Is a Fully Open Source ASIC with Embedded FPGA and RISC-V Core, Coming to GroupGets
    https://www.hackster.io/news/efabless-clear-is-a-fully-open-source-asic-with-embedded-fpga-and-risc-v-core-coming-to-groupgets-8ed72c5cff6a

    Designed to introduce people to the chipIgnite custom ASIC production platform, CLEAR is at once a functional dev board and a tech demo.

    Reply
  41. Tomi Engdahl says:

    Intel valmistamaan tehokkaimpia RISC-V-prosessoreita
    https://etn.fi/index.php/13-news/13144-intel-valmistamaan-tehokkaimpia-risc-v-prosessoreita

    ntel panostaa vahvasti sopimusvalmistukseen. Moni yritys ilmoittaa nyt siirtyneensä osaksi Intelin ekosysteemiä (Intel Foundry Services Ecosystem). Yksi ekosysteemiin liittyneistä on SiFive. Sen kehittämä, tähän asti tehokkain RISC-V-prosessori tullaan optimoimaan Intelin prosesseja varten.

    P5550-ydin on tähän asti tehokkain RISC-V-ydin. SiFive on verrannut ytimen suorituskykyä Arm:n Cortex-A75-ytimeen. Parhaimmillaan suorituskyky ylittää Arm-kilpailijan kolmanneksella. Silti P550 vie samassa prosessissa toteutettuna 43 prosenttia vähemmän alaa piillä.

    P650 on markkinoiden suorituskykyisin kaupallinen RISC-V-prosessori ja se aiotaan nyt viedä valmistettavaksi Intelin tuotantoon. Ydin vie RISC-V:n autojen tietokoneisiin, datakeskuksiin, kannettaviin tietokoneisiin ja mobiililaitteisiin, SiFive kehuu.

    Reply

Leave a Comment

Your email address will not be published. Required fields are marked *

*

*